芯動(dòng)科技 DDR 混合信號(hào) IP,PSRAM PHY 或 RPC PHY,為 IC 設(shè)計(jì) 提供一站式物理接口解決方案。該 IP 兼容 JEDEC 標(biāo)準(zhǔn),PSRAM PHY 支持所有市場(chǎng)上的 AP 內(nèi)存 UHS/OPI PSRAM 組件,RPC PHY 支持市場(chǎng)上的 ETRON 組件。針對(duì)低功耗和高速應(yīng)用進(jìn)行優(yōu)化,備穩(wěn)健的時(shí)序特性和較小的硅片面積。PHY 組件包含用于 PSRAM/RPC 專用 高性能 IO、關(guān)鍵時(shí)序同步模塊 (TSM)、以及低抖動(dòng) PLL、TX 和 RX 接口邏輯控制。
芯動(dòng)科技的 AXI 接口 PSRAM/RPC 控制器(以下簡(jiǎn)稱“控制器”)提供四個(gè) AXI 通道,連接到 芯動(dòng)科技 PSRAM/RPC PHY,符合 DFI 數(shù)字接口規(guī)范。
該控制器采用雙層架構(gòu),接口靈活且易于轉(zhuǎn)換為所需的多端口總線格式和時(shí)序序列。一層是CPU 總線核心,支持單一或多端口CPU總線仲裁;另一層是與 DFI PHY 通信的控制器核心。兩層之間使用通用命令 FIFO 和 TX/RX 數(shù)據(jù) FIFO,內(nèi)部控制器不受 CPU 總線核心變化的影響。
控制器功能豐富,輕量化且易于調(diào)整的設(shè)計(jì),能高效地應(yīng)用于 CPU 總線端口。在保證高效率的同時(shí),其門數(shù)得到有效控制。所有DFI 和控制器接口時(shí)序都在 1x SDR 時(shí)鐘域內(nèi)運(yùn)行,速度為 PHY 速度的一半。接口功能豐富,支持高性能的輸入和輸出數(shù)據(jù)流,覆蓋速度范圍廣泛,包括400Mbps 至 2133Mbps PSRAM 速度或 1866Mbps RPC 速度。